当前位置: 首页 汽车汽配

锁存器芯片 存储电路结构图解

作者:老赵 时间:2024-04-22 01:47:17 阅读:0

锁存器芯片 存储电路结构图解

本篇文章给大家谈谈锁存器芯片,以及存储电路结构图解对应的知识点,文章可能有点长,但是希望大家可以阅读完,增长自己的知识,最重要的是希望对各位有所帮助,可以解决了您的问题,不要忘了收藏本站喔。

本文目录

  • 锁存器是什么
  • 怎样用三极管构成锁存器
  • 锁存器作用
  • 一、锁存器是什么

    锁存器(Latch)是一种对脉冲电平敏感的存储单元电路,它们可以在特定输入脉冲电平作用下改变状态。

    简单锁存器描述:只有在有锁存信号时输入的状态被保存到输出,直到下一个锁存信号。通常只有0和1两个值。典型的逻辑电路是D触发器。

    由若干个钟控D触发器构成的一次能存储多位二进制代码的时序逻辑电路,叫锁存器件。

    8位锁存器74LS373的逻辑图见图所示。其中使能端G加入CP信号,D为数据信号。输出控制信号为0时,锁存器的数据通过三态门进行输出。

    所谓锁存器,就是输出端的状态不会随输入端的状态变化而变化,仅在有锁存信号时输入的状态被保存到输出,直到下一个锁存信号到来时才改变。典型的锁存器逻辑电路是 D触发器电路。

    锁存器和触发器的作用功能是什么,通俗一点的说(^人^)

    通俗的讲,锁存器是锁住数据,什么时候锁住数据呢,就是在输入端没有输入的时候,这时,输出端依然可以有输出;触发器是这么回事,就像一个开关,这个开关就是时钟信号,时钟信号是一下高电平一下低电平,循环,触发器在时钟为1的时候,也就是高电平时会将输入端的数据送到输出端。不能再通俗了吧,哈哈

    锁存器是什么?大多用来做什么?希望解释的比书中更形象一点

    锁存器主要用来实现数据线或数据端口复用,以节省数据线和数据端口

    如51单片机的P0口,既是数据输出口,又是地址线输出口,访问外部存储器时,P0口先送出的是地址低8位,利用锁存器先把这个数据锁住(就是实现锁存器的8个输入与8个输出端隔离),那么第二次送数据时,这个数据就不会出现在存储器的地址线上了,从而保证低8位地址的正确,如果不用锁存器的话,数据线要占用单片机8个IO口,地址线要占16个IO口,该单片机有32个IO口,就只剩下8个了,很可能不够用,有了锁存器,实现了数据的隔离和保持,一个数据端口就可以外接很多器件了,他们之间相互不影响,只不过获得数据有先后

    所谓锁存器,就是输出端的状态不会随输入端的状态变化而变化,仅在有锁存信号时输入的状态才被保存到输出,直到下一个锁存信号到来时才改变。锁存器多用于集成电路中,在数字电路中作为时序电路的存储元件,在某些运算器电路中有时采用锁存器作为数据暂存器。封装为独立的产品后也可以单独应用,数据有效延迟于时钟信号有效。这意味着时钟信号先到,数据信号后到。在某些应用中,单片机的I/O口上需要外接锁存器。例如,当单片机连接片外存储器时,要接上锁存器,这是为了实现地址的复用。假设,MCU端口其中的 8路的 I/O管脚既要用于地址信号又要用于数据信号,这时就可以用锁存器先将地址锁存起来。8051访问外部存储器时P0口和P2口共同做为地址总线,P0口常接锁存器再接存储器。以防止总线间的冲突。而P2口直接接存储器。因为单片机内部时序只能锁住P2口的地址,如果用P0口传输数据时不用锁存器的话,地址就改变了。看看8051单片机总线操作的时序图对我们很有帮助。由于数据总线、地址总线共用P0口,所以要分时复用。先送地址信息,由ALE使能锁存器将地址信息锁存在外设的地址端,然后送数据信息和读写使能信号,在指定的地址进行读写操作。使用锁存器来区分开单片机的地址和数据,8051系列的单片机用的比较多,也有一些单片机内部有地址锁存功能,如8279就不用锁存器了。

    单片机中的锁存器和S是什么,有何作用。麻烦通俗点。。谢谢

    锁存器呢,就是把数据锁住,即输出端的数据是稳定的,当有新数据输入时,输出端就会变成新输入的数据,一直保持到再次有新的数据写入;举个例子哈,不是很恰当,但是可以帮你理解。

    想往门内放东西,那就得打开锁(锁存使能端),然后放进去个馒头(输入端输入新数据),然后锁门(关闭使能端),在没放入其它东西之前,馒头一直存在(输出端数据稳定);

    重复以上开锁的动作,放一只老鼠进去(新数据),好吧,馒头没了(旧数据消失),然后老鼠一直存在;

    重复以上开锁的动作,再放一只猫进去(新数据),好吧,老鼠又没了(旧数据消失),然后猫一直存在;

    就这样,锁存器就是这么回事,呵呵,自己编的。。。

    cmos呢,还没想好,用什么例子,等我想好,给你回复,

    具体的知识,网上一大把,多看,看着看着也就明白了,都这么过来的

    一、锁存器(latch)---对脉冲电平敏感,在时钟脉冲的电平作用下改变状态锁存器是电平触发的存储单元,数据存储的动作取决于输入时钟(或者使能)信号的电平值,仅当锁存器处于使能状态时,输出才会随着数据输入发生变化。锁存器不同于触发器,它不在锁存数据时,输出端的信号随输入信号变化,就像信号通过一个缓冲器一样;一旦锁存信号起锁存作用,则数据被锁住,输入信号不起作用。锁存器也称为透明锁存器,指的是不锁存时输出对于输入是透明的。

    锁存器(latch):我听过的最多的就是它是电平触发的,呵呵。锁存器是电平触发的存储单元,数据存储的动作取决于输入时钟(或者使能)信号的电平值,当锁存器处于使能状态时,输出才会随着数据输入发生变化。(简单地说,它有两个输入,分别是一个有效信号EN,一个输入数据信号DATA_IN,它有一个输出Q,它的功能就是在EN有效的时候把DATA_IN的值传给Q,也就是锁存的过程)。

    应用场合:数据有效迟后于时钟信号有效。这意味着时钟信号先到,数据信号后到。在某些运算器电路中有时采用锁存器作为数据暂存器。

    不要锁存器的原因有二:1、锁存器容易产生毛刺,2、锁存器在ASIC设计中应该说比ff要简单,但是在FPGA的资源中,大部分器件没有锁存器这个东西,所以需要用一个逻辑门和ff来组成锁存器,这样就浪费了资源。

    优点:面积小。锁存器比FF快,所以用在地址锁存是很合适的,不过一定要保证所有的latch信号源的质量,锁存器在CPU设计中很常见,正是由于它的应用使得CPU的速度比外部IO部件逻辑快许多。latch完成同一个功能所需要的门较触发器要少,所以在asic中用的较多。

    触发器(Flip-Flop,简写为 FF),也叫双稳态门,又称双稳态触发器。是一种可以在两种状态下运行的数字逻辑电路。触发器一直保持它们的状态,直到它们收到输入脉冲,又称为触发。当收到输入脉冲时,触发器输出就会根据规则改变状态,然后保持这种状态直到收到另一个触发。

    触发器(flip-flops)电路相互关联,从而为使用内存芯片和微处理器的数字集成电路(IC)形成逻辑门。它们可用来存储一比特的数据。该数据可表示音序器的状态、计数器的价值、在计算机内存的ASCII字符或任何其他的信息。有几种不同类型的触发器(flip-flops)电路具有指示器,如T(切换)、S-R(设置/重置)J-K(也可能称为Jack Kilby)和D(延迟)。典型的触发器包括零个、一个或两个输入信号,以及时钟信号和输出信号。一些触发器还包括一个重置当前输出的明确输入信号。第一个电子触发器是在1919年由W.H.Eccles和F.W.Jordan发明的。

    触发器(flip-flop)---对脉冲边沿敏感,其状态只在时钟脉冲的上升沿或下降沿的瞬间改变。

    T触发器(Toggle Flip-Flop,or Trigger Flip-Flop)设有一个输入和输出,当时钟频率由0转为1时,如果T和Q不相同时,其输出值会是1。输入端T为1的时候,输出端的状态Q发生反转;输入端T为0的时候,输出端的状态Q保持不变。把JK触发器的J和K输入点连接在一起,即构成一个T触发器。应用场合:时钟有效迟后于数据有效。这意味着数据信号先建立,时钟信号后建立。在CP上升沿时刻打入到寄存器。

    二、怎样用三极管构成锁存器

    上电时:C2两端电压不能突变,Q2基极电压由VCC开始下降,下降到Q2可以导通(BE结压降取0.7V),这个时间大概是0.12mS。但是同时Q1也在起到阻止Q2导通的作用,Q1导通的时间大概是:5.87mS也就是说Q2在5.87mS后才会导通,但是同时C3在阻止Q3的导通,阻止时间是0.17mS。 Q1的作用是延时,使得上电时保护电路不动作。这里的保护电路就是Q2和Q3组成的电路。就是让Q2处于截止状态,这样就可以正常输出电压了。Q1的延时,就是拖住Q2的导通时间,让Q3先导通。C1决定保护电路通电时保护电路的灵敏度,C1容量不能太大,Q1同样是为了保护电路的可靠性稳定性而设计的,Q1、R1、R2、C1、D1主要是在电源突变时起了很大的作用。Q3在上电0.17mS后导通,负载得电,Q极电压达到13.3左右,迫使Q2截至,由此可见Q1可以去掉。

    短路时:Q极被拉低,Q2导通,形成自锁,迫使Q3截止,Q3截至后面负载没有电压,这时有没有负载已经没有关系了,所以即使拿掉负载也不会有输出。要想拿掉负载后恢复输出,可以在Q3得C E结上接一个电阻,取1K左右。

    三、锁存器作用

    1、锁存器是一种对脉冲电平敏感的存储单元电路,它们可以在特定输入脉冲电平作用下改变状态。锁存,就是把信号暂存以维持某种电平状态。锁存器是利用电平控制数据的输入,它包括不带使能控制的锁存器和带使能控制的锁存器。锁存器最主要的作用是缓存,其次完成高速的控制器与慢速的外设的不同步问题,再其次是解决驱动的问题,最后是解决一个 I/O口既能输出也能输入的问题。在某些运算器电路中有时采用锁存器作为数据暂存器。

    2、数据有效延迟于时钟信号有效。这意味着时钟信号先到,数据信号后到。

    3、在某些运算器电路中有时采用锁存器作为数据暂存器。

    4、所谓锁存器,就是输出端的状态不会随输入端的状态变化而变化,仅在有锁存信号时输入的状态才被保存到输出,直到下一个锁存信号到来时才改变。典型的锁存器逻辑电路是D触发器电路。

    5、在某些应用中,单片机的I/O口上需要外接锁存器。例如,当单片机连接片外存储器时,要接上锁存器,这是为了实现地址的复用。假设,MCU端口其中的 8路的 I/O管脚既要用于地址信号又要用于数据信号,这时就可以用锁存器先将地址锁存起来。

    6、8051访问外部存储器时P0口和P2口共同做为地址总线,P0口常接锁存器再接存储器。以防止总线间的冲突。而P2口直接接存储器。因为单片机内部时序只能锁住P2口的地址,如果用P0口传输数据时不用锁存器的话,地址就改变了。

    7、看看8051单片机总线操作的时序图对我们很有帮助。由于数据总线、地址总线共用P0口,所以要分时复用。先送地址信息,由ALE使能锁存器将地址信息锁存在外设的地址端,然后送数据信息和读写使能信号,在指定的地址进行读写操作。

    8、使用锁存器来区分开单片机的地址和数据,8051系列的单片机用的比较多,也有一些单片机内部有地址锁存功能,如8279就不用锁存器了。

    OK,本文到此结束,希望对大家有所帮助。

    相关推荐
    • 最新动态
    • 热点阅读
    • 随机阅读
    站点信息集合
    • # 站点信息
    • 文章总数:17660
    • 页面总数:0
    • 分类总数:27
    • 标签总数:16943
    • 浏览总数:1500621